02.12.2019
Программируемая радиоплата с объединительной платой добавлена в ПЛИС
Pentek представила новейший представитель семейства высокопроизводительных плат 3U VPX семейства Jade. Модель 54821 основана на Xilinx Kintex Ultrascale FPGA и имеет три 200-МГц 16-разрядных аналого-цифровых преобразователя с тремя программируемыми многополосными цифровыми преобразователями с понижением частоты (DDC) и одним цифровым повышающим преобразователем (DUC) с двумя 16-разрядными цифро-аналоговыми преобразователями на 800 МГц.
Модель 54821 является последним дополнением к архитектуре Pentek 3U VPX с расширенными возможностями широкополосного ввода-вывода, предоставляемыми OpenVPX.
«Наши клиенты охотно внедряют новые оптические и RF стандарты ввода / вывода для VPX», - сказал Роберт Сгандурра, директор по управлению продуктами. «Более половины заказов на новые продукты требуют оптического или радиочастотного ввода-вывода в соответствии с этими стандартами для высокопроизводительного ввода-вывода, который идеально соответствует возможностям нашего продукта».
Модель 54821 использует преимущества этих опций ввода / вывода VPX для ВЧ и оптических межсоединений через объединительную плату VPX:
• Опция -109: Оптические соединения на основе VITA 66.5 (черновой вариант), содержащие оптические разъемы MT для слепого партнера с фиксированными контактами на подключаемом модуле и плавающим смещением на объединительной плате.
• Опция -111: РЧ-соединения на основе ANSI / VITA 67.2, содержащие многопозиционные аналоговые разъемы для слепых контактов с контактами SMPM.
• Опция -112: РЧ-соединения на основе ANSI / VITA 67.3 типа C, содержащие многопозиционные аналоговые разъемы для слепых сопряжений с контактами SMPM, подпружиненные на задней панели, что обеспечивает большее перемещение и кабели большего диаметра для повышения производительности
Эта новая архитектура 3U VPX расширяет возможности настраиваемого ввода-вывода, предлагая 20 пар подключения LVDS и одну 8-гигабитную линию связи для последовательных протоколов. Будущие варианты оптических и радиочастотных разъемов более высокой плотности планируются по мере появления соответствующих стандартов.
В проекте стандарта VITA 66.5 вызываются оптические разъемы для слепых контактов с фиксированными контактами на подключаемом модуле и плавающим смещением для наконечника MT на объединительной плате. Модуль 3U VPX использует одну сборку, которая включает в себя электрооптический приемопередатчик, разъем сопряжения с фиксированным наконечником MT и механический корпус. Это исключает необходимость использования внутренних оптических кабелей на подключаемом модуле для упрощения сборки и экономии места.
The Model 54821 can be populated with a range of Kintex UltraScale FPGAs to match specific requirements of the processing task, spanning from the entry-level KU035 (with 1,700 DSP slices) to the high-performance KU115 (with 5,520 DSP slices). The KU115 is ideal for demanding modulation/demodulation, encoding/decoding, encryption/decryption, and channelisation of the signals between transmission and reception. For applications not requiring large DSP resources or logic, a lower-cost FPGA can be installed.
Модель 54821 также включает в себя полноценный многоплатный процессор синхронизации и синхронизации и большую память DDR4. В дополнение к поддержке PCI Express Gen. 3 в качестве собственного интерфейса, модель 54821 включает дополнительные высокоскоростные подключения к FPGA Kintex UltraScale для настраиваемого цифрового ввода-вывода. С ПЛИС Xilinx Kintex Ultrascale, преобразователями данных и оптическим или радиочастотным вводом / выводом, модель 54821 становится превосходным высокопроизводительным интерфейсом к ВЧ или ПЧ портам коммуникационной или радиолокационной системы.
Нефритовая архитектура
Архитектура Pentek Jade основана на FPGA Xilinx Kintex UltraScale, которая повышает производительность цифровой обработки сигналов (DSP) более чем на 50% при столь же впечатляющем снижении стоимости, рассеиваемой мощности и веса.
Интерфейс PCI Gen.3 обеспечивает доступ к регистрам управления и состояния для управления алгоритмами, конечными автоматами и потоком данных через интерфейсы передней панели ввода-вывода LVDS и несущей платы. Банк 5 ГБ памяти DDR4 SDRAM доступен для дополнительных функций. Контроллер DMA, установленный на заводе, может поддерживать передачу данных со скоростью 6,4 ГБ / с через PCIe.
Набор дизайна Navigator для упрощенной разработки IP
Pentek Navigator Design Suite изначально разрабатывался для работы с Jade-архитектурой Pentek и Vivado Design Suite от Xilinx, предоставляя беспрецедентное решение plug-and-play для сложной задачи создания и совместимости программного обеспечения для IP и управления. Графический дизайн для Xilinx и Pentek AXI4-совместимых IP-модулей с использованием Xilinx IP Integrator значительно ускоряет задачи разработки.
Navigator Design Suite состоит из двух компонентов: Navigator FDK (FPGA Design Kit) для интеграции настраиваемого IP-адреса в проекты Pentek и Navigator BSP (Board Support Package) для создания хост-приложений. Пользователи могут эффективно работать на уровне API для разработки программного обеспечения и с интуитивно понятным графическим интерфейсом для проектирования IP. Navigator BSP доступен для операционных систем Windows и Linux.